当前位置:主页 > 新闻资讯 > 行业动态

产品导航

服务支持

及时为您解答疑惑解决产品疑问请拨打咨询热线
咨询热线:

400-845-0788

021-60778788

售后服务:

周 经 理

13601920788

在线客服:
为您提供全方位的服务方案
行业动态

高频下电容的使用原则

来源:美端电气   发布时间:2020-05-27 14:52


高频下电容的使用原则

配置电容的教训值
好的高频去耦电容可能去除高到1GHZ的高频成份。数字接地电阻测试仪电力设备制造厂家及电力发、供电部门在变压器出厂检验、交接试验、预防性试验工作中的必测项目,能有效提高产品质量和防止电力事故的发生。变压器直流电阻测试仪,由大功率开关电源电路、精密小信号测量电路、保护电路、高速单片机控制电路等组成,具有仪器自检、信号测量、数据处理、快速放电、打印结果等功能。陶瓷片电容或多层陶瓷电容的高频特点较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,供给跟接收该集成电路开门关门霎时的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典范的去耦电容为0.1uf的去耦电容有5nH散布电感,它的并行共振频率大概在7MHz左右,也就是说对10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声多少乎不起作用。
1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的后果要好一些。在电源进入印刷板的处所跟一个1uf或10uf的去高频电容往往是有利的,即便是用电池供电的体系也须要这种电容。
每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不必电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表示为电感,最好利用胆电容或聚碳酸酝电容。 去耦电容值的选取并不严格,可按C=1/f盘算;即10MHz取0.1uf。
因为不管利用怎么的电源调配计划,全部体系会产生足够导致问题产生的噪声,额定的过滤办法是必须的。这一任务由旁路电容实现。个别来说,一个1uf-10uf 的电容将被放在体系的电源接入端,板上每个设备的电源脚与地线脚之间应放置一个0.01uf-0.1uf 的电容。旁路电容就是过滤器。放在电源接入真个大电容(约10uf)用来过滤板子产生的低频(比方60hz 线路频率)。板上工作中的设备产生的噪声会产生从100mhz 到更高频率间的合共振(harmonics)。每个芯片间都要放置旁路电容,这些电容比较小,大概0.1u 左右。
退藕电容的个别配置准则

  1. 电源输入端跨接10 ~100uf的电解电容器。如有可能,接100uf以上的更好。

  2. 准则上每个集成电路芯片都应安排一个0.01pf的瓷片电容,如遇印制板缝隙不够,可每4~8个芯片安排一个1 ~ 10pf的但电容。

  3. 对抗噪才干弱、关断时电源变更大的器件,如 ra
  M、rom存储器件,应在芯片的 电源线跟地线之间直接入退藕电容。
4、电容引线不能太长,尤其是高频旁路电容不能有引线。地网接地电阻测试仪将两根接地棒分别插入地面400mm深,一根离接地体40m远,另一根离接地体20m远。此外,还应留神以下两点:

  A、 在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电 ,必须采取附图所示的 rc 电路来接收放电电流。个别 r 取 1 ~ 2k,c取2.2 ~ 47uf。
cmos的输入阻抗很高,且易受感应,因此在利用时对不必端要接地或接正电源。
因为大局部能量的交换也是重要集中于器件的电源跟地引脚,而这些引脚又是独破的直接跟地电平面相连接的。这样,电压的稳定实际上重要是因为电流的不公道散布引起。但电流的散布不公道重要是因为大量的过孔跟隔离带造成的。这种情况下的电压稳定将重要传输跟影响到器件的电源跟地线引脚上。
为减小集成电路芯片电源上的电压刹时过冲,应当为集成电路芯片增加去耦电容。这可能有效去除电源上的毛刺的影响并减少在印制板上的电源环路的辐射。
当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛刺的后果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件请求去耦电容距器件的间隔要足够的小。
 
去耦电容配置的个别准则如下:
● 电源输入端跨接一个10~100uF的电解电容器,假如印制电路板的位置容许,采取100uF以上的电解电容器的抗烦扰后果会更好。
● 为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如碰到印制电路板空间小而装不下时,可每4~10个芯片配置一个1~10uF钽电解电容器,这种器件的高频阻抗特别小,在500kHz~20MHz范畴内阻抗小于1Ω而且漏电流很小(0.5uA以下)。
对噪声才干弱、关断时电流变更大的器件跟RO
  M、RAM等存储型器件,应在芯片的电源线(Vcc)跟地线(GND)间直接接入去耦电容。
● 去耦电容的引线不能过长,特别是高频旁路电容不能带引线。
● 在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电,必须RC 电路来接收放电电流。个别 R 取 1 ~ 2K,C取2.2 ~ 47UF。
● CMOS的输入阻抗很高,且易受感应,因此在利用时对不必端要接地或接正电源。地网接地电阻测试仪将两根接地棒分别插入地面400mm深,一根离接地体40m远,另一根离接地体20m远。
● 设计时应判断利用高频低频中频三种去耦电容,中频与低频去耦电容可依据器件与PCB功耗决定,可分辨选47-1000uF跟470-3300uF;高频电容盘算为: C=P/V*V*F。
● 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
● 用大容量的钽电容或聚酷电容而不必电解电容作电路充放电储能电容。利用管状电时,外壳要接地。
上一篇:高耗能负荷及谐波对电网安全有哪些影响
下一篇:没有了